Teledyne SP Devices (thuộc Teledyne e2v) phát triển các mẫu EV12AQ600/5 có khóa cấp phép tích hợp

GRENOBLE, PHÁP – Media OutReach – Teledyne e2v vừa thông báo về sự sẵn có ngay lập tức của các mẫu EV12AQ600/5 có khóa cấp phép tích hợp cung cấp quyền truy cập trực tiếp vào thuật toán xử lý hậu kỳ ADX4 mới được phát triển tại Teledyne SP Devices (là một công ty thành viên […]

GRENOBLE, PHÁP – Media OutReach – Teledyne e2v vừa thông báo về sự sẵn có ngay lập tức của các mẫu EV12AQ600/5 có khóa cấp phép tích hợp cung cấp quyền truy cập trực tiếp vào thuật toán xử lý hậu kỳ ADX4 mới được phát triển tại Teledyne SP Devices (là một công ty thành viên của Teledyne).

IP giảm kích thích ADX4 tự động làm suy giảm các thành phần tần số giả do độ khuếch đại , độ lệch và pha không khớp giữa bốn lõi ADC. Xen kẽ thời gian (time-interleaving) là một cách tiếp cận kiến ​​trúc đáng tin cậy để tăng tỷ lệ lấy mẫu ADC. Tuy nhiên, việc tránh tạo ra các hiện vật quang phổ với hiệu chuẩn là một thách thức đặc biệt ngoài độ phân giải 10-bit và trong các ứng dụng băng thông rộng

Được áp dụng cho EV12AQ600 / 5, bốn lõi ngắt thời gian tăng gấp 4 lần tốc độ lấy mẫu từ 1,6 lên 6,4 GS / s. Các lỗi không khớp giữa các lõi ADC làm giảm hiệu suất. ADX4 cung cấp mức tăng dải động không bị làm giả (spurious free dynamic range – SFDR) lên đến 10 dB. Sự gia tăng đó đặc biệt đáng chú ý trong các ứng dụng băng thông rộng và vì nó không yêu cầu thay đổi thiết kế phần cứng có sẵn theo yêu cầu. Mô-đun mã ADX4 được lập trình đơn giản vào FPGA sau xử lý. Một sửa đổi có thể được trang bị thêm trong lĩnh vực này.

Giới thiệu về xen kẽ thời gian ADC

Các bộ chuyển đổi dữ liệu có độ phân giải cao đang trên quỹ đạo hướng lên để thu được các băng thông tức thời rộng hơn. Một phương pháp đơn giản về mặt lý thuyết để lấy mẫu cao hơn là áp dụng xen kẽ thời gian cho các lõi hiện có. Ở đây, nhiều lõi ADC được tạo xung nhịp trên các pha khác nhau của đồng hồ mẫu chung cho phép thu được mật độ mẫu tín hiệu cao hơn. Mật độ mẫu tăng lên này cung cấp một phần mở rộng hiệu suất hữu ích và hoạt động tốt với độ phân giải khiêm tốn lên đến 8-bit, trong đó kết hợp lõi chéo tương đối dễ quản lý, thông qua các sơ đồ bố trí mạch và hiệu chỉnh tín hiệu hỗn hợp tiêu chuẩn.

Đối với độ phân giải từ 10-bit trở lên, đặc biệt là hoạt động ở phạm vi gigahertz, ngày càng khó đảm bảo khớp. Kết quả là, các hiện vật lấy mẫu phát sinh gây ra biến dạng và hạn chế hiệu suất động đo được. Những lỗi không phù hợp tần số cao này rất khó giảm thiểu trong lĩnh vực thiết kế tương tự. Hãy xem xét rằng, để một bộ ADC xen kẽ theo thời gian 6,4 GS / s đạt được 72 dB SNR (mức tối đa 12 bit lý thuyết) với tín hiệu đầu vào 3 GHz, cần phải có kết hợp pha giữa các lõi tốt hơn 12 fs.

Rất may là, trong hai thập kỷ qua, chi phí tài nguyên DSP đã giảm đáng kể, hiện tại việc áp dụng phương pháp tiếp cận thuật toán để thúc đẩy giảm thiểu là khả thi về mặt kinh tế. Teledyne SP Devices nơi tạo ra các bộ số hóa siêu nhanh có độ phân giải cao rất thành thạo trong các công nghệ giảm thiểu với kinh nghiệm thu thập được từ nhiều thập kỷ làm việc trên một loạt các bộ chuyển đổi rời rạc hàng đầu trong ngành.

Không giống như hiệu chuẩn đơn hoặc đa điểm, việc sửa lỗi kỹ thuật số ADX4 có thể cung cấp khả năng triệt tiêu, ngay cả khi các lỗi thay đổi theo tần số. Kết quả là các nhánh răng cưa không mong muốn bị triệt tiêu vào tầng nhiễu.

Triển khai ADX4

Không thể dễ dàng hơn để đạt được các cải tiến động ADX4. Thông qua chuỗi cung ứng mong muốn, khách hàng chỉ cần chuyển đơn đặt hàng sang các tùy chọn -ADX4 của thiết bị EV12AQ600 / 5 của họ. Hơn nữa, họ cần thêm mô-đun ADX4 vào tải mã Xilinx FPGA của họ. Thế là công việc hoàn thành.

Mức độ có sẵn của ADX4

Danh sách thành phần sau đây cho biết các tùy chọn EV12AQ600 / 5 hiện đang cung ứng với các khóa cấp phép ADX4. Khách hàng đang cân nhắc hoạt động kênh đôi nên liên hệ trực tiếp với Teledyne e2v để thảo luận về tính khả dụng trong tương lai của tùy chọn khóa cấp phép ADX2.

Các liên kết hữu ích

Teledyne e2v EV12AQ600/5-ADX4 datasheet
Teledyne e2v EV12AQ600/5 product page
Video link: Learn time-interleaved EV12AQ600 ADC mismatch error correcti

Thông tin về Teledyne e2v

Teledyne e2v dẫn đầu sự phát triển trong lĩnh vực chăm sóc sức khỏe, khoa học đời sống, không gian, giao thông, quốc phòng và an ninh và thị trường công nghiệp. Cách tiếp cận độc đáo của Teledyne e2v liên quan đến việc lắng nghe các thách thức về thị trường và ứng dụng của khách hàng và hợp tác với họ để cung cấp các giải pháp tiêu chuẩn, bán tùy chỉnh hoặc hoàn toàn tùy chỉnh, mang lại giá trị gia tăng cho hệ thống của các khách hàng.

#Teledynee2v

Thông tin về Teledyne SP Devices

Teledyne SP Devices thiết kế và sản xuất các công cụ tạo tín hiệu và thu thập dữ liệu mô-đun hàng đầu thế giới. Các sản phẩm của Teledyne SP Devices sử dụng logic hiệu chuẩn đã được cấp bằng sáng chế, bộ chuyển đổi dữ liệu mới nhất và công nghệ FPGA hiện đại dẫn đến sự kết hợp vô song giữa tốc độ lấy mẫu và độ phân giải cao. Sản phẩm có sẵn với một loạt các tính năng dành riêng cho ứng dụng và được nhúng, xử lý tín hiệu thời gian thực. Điều này giúp khách hàng vượt qua những tắc nghẽn về hiệu suất, rút ​​ngắn thời gian đưa ra thị trường và cung cấp lợi thế cấp hệ thống trong một loạt các lĩnh vực ứng dụng.

Các sản phẩm của SP Devices được triển khai trên nhiều lĩnh vực khác nhau, bao gồm thiết bị phân tích, viễn thám, thiết bị đo đạc khoa học, hình ảnh y tế… Để biết thêm thông tin, hãy truy cập trang web của SP Devices tại www.spdevices.com.

Tin cùng chuyên mục